OqPoWah.com

RS-sprožilec. Načelo delovanja, funkcijski diagrami, pretvorbena tabela

Sprožilec - najpreprostejša naprava, ki je digitalni stroj. Ima dve stabilni državi. Ena od teh držav je dodeljena vrednosti "1", druga pa na "0". Stanje sprožilca in vrednost binarnih podatkov, shranjenih v njej, določata izhodni signali: neposredni in inverzni. V primeru, ko je potencial določen na izhodnem izhodu, ki ustreza logični enoti, se sprožitveno stanje imenuje enkratno (potencial na obratnem izhodu je nič). Če na neposrednem izhodu ni nobenega potenciala, se stanje sprožilca imenuje nič.

Flip-flop RSSprožilce razvrstite na naslednje načine:

1. Metoda zabeleženih informacij (asinhrono in sinhrono).

2. Z metodo upravljanja informacij (statistični, dinamični, enostopenjski, večstopenjski).

3. Z uresničitvijo logičnih povezav (JK-sprožilec, RS-flip-flops, T-Trigger, D-flip-flop in druge vrste).

Glavni parametri vseh vrst sprožilcev so največja vrednost trajanja vhodnega signala, časovni zamik, potreben za preklapljanje sprožilca, in tudi omogočanje odziva.

V tem članku govorimo o tej vrsti naprave, kot je RS-sprožilec. So dve vrsti: sinhroni in asinhroni.

Asinhronski RS-flip-flop konstruktivno ima dva neposredna vhoda (R in S). Ta naprava deluje v skladu s tabelo pretvorbe.pretvorbena tabela




Prepovedano za tak sprožilec je kombinacija signalov na vhodih naprave, ki povzroči stanje negotovosti. To kombinacijo lahko izrazimo z zahtevo RtSt = 0. Pri minimiziranju karte Carnot izvira zakon zakonitosti funkcije, ki se imenuje karakteristična enačba: Q (t + 1) = St V Rrsquo-tQt. V tem primeru bo RtSt nič.

Na funkcionalna shema RS-sprožilec asinhronega tipa je prikazan na elementih AND-NOT in v drugi različici na elementih OR-HE.asinhronski flip-flop RS

Druga vrsta je sinhronski RS-sprožilec. Takšna naprava konstruktivno ima tri neposredne vhode S, R in C. Razlika med sinhronim sprožilcem in asinhronim tipom je prisotnost sinhronizacijskega vhoda (C). Potrebno je zaradi naslednjih razlogov: navsezadnje vhodi naprave (logični element) ne sprejemajo signalov hkrati. To je posledica dejstva, da potujejo skozi različne vrste in število vozlišč, ki imajo različne zamude. Ta pojav se imenuje "tekmovanje". Zaradi takšnih "tekmovanj" se bodo vrednosti prejetih signalov nadgradile na prejšnje vrednosti drugih signalov. Vse to povzroči napačno delovanje naprave.

Ta pojav se lahko odpravi s krmiljenjem časovnih signalov na vhod naprave. Namreč: na vhodu logičnega elementa se poleg neposrednih informacijskih signalov napajajo ključni sinhronizacijski impulzi, do takrat se lahko vhodni signali vnašajo vhodni signali.

Glavni pogoj za pravilno delovanje preklapljanje logične faze v RS-flip-flop in logiko, ki jih je imela - Rt nesprejemljivost hkratno ukrepanje ali signala st, stikalno napravo, in pridobivanje informacij iz izhodnega Q (t + 1) flip-flop. V zvezi s tem potencialne vrste elementov vsebujejo le sinhronske.

Sprožilec RS sinhronega tipa je predstavljen z značilno enačbo: Q (t + 1) = StCt V Rrsquo-tQt V QtC`t.

Fotografija prikazuje sprožilec RS s sinhrono vrsto na elementih NAND. sinhroni RS-sprožilecVhodna vrata NE logične enote prenašajo v podatkovno preklapljanje vhoda S ali R na potrebnih vložkov asinhroni RS vnesejo zapah obrnjen vhod le, če je vhodni za sinhroni (C) signala na logiko enega.

Zdieľať na sociálnych sieťach:

Príbuzný